EDA/PLD中的基于FPGA 的AES 加密算法的高速实现
用户评论
推荐下载
-
AES加密算法AES算法原理及其实现
AES加密算法在Rijndael算法中,分组长度和密钥长度分别可以是128位、192位、256位而在AES中,分组长度只是128位AES算法中基本的运算单位是字节,即视为一个整体的8比特序列
25 2020-05-31 -
FPGA实现AES256位加密算法和解密算法
该工程源码是通过了modelsim和ISE仿真调试的,主要功能是在FPGA环境下实现了AES256位密钥加解密。
44 2019-05-19 -
AES加密算法中的S_盒及其MATLAB实现
AES加密算法中的S_盒及其MATLAB实现论文********************************
50 2018-12-15 -
EDA PLD中的采用FPGA实现脉动阵列
微电子学的发展彻底改变了计算机的设计:集成电路技术增加了能够安装到单个芯片中的元器件数目及其复杂度。因此,采用这种技术可以构建低成本、专用的外围器件,从而迅速地解决复杂的问题。 大规模集成电路(VLS
19 2020-12-13 -
EDA PLD中的高速突发模式误码测试仪的FPGA实现方案
摘要:突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。
17 2020-11-06 -
EDA PLD中的高速流水线浮点加法器的FPGA实现
0 引言 现代信号处理技术通常都需要进行大量高速浮点运算。由于浮点数系统操作比较复杂,需要专用硬件来完成相关的操作(在浮点运算中的浮点加法运算几乎占到全部运算操作的一半以上),所以,浮点加法器是
15 2020-11-10 -
EDA PLD中的基于FPGA的LVDS高速数据通信卡设计
摘要 基于FPGA、PCI9054、SDRAM和DDS设计了用于某遥测信号模拟源的专用板卡。PCI9054实现与上位机的数据交互,FPGA实现PCI本地接口转换、数据接收发送控制及DDS芯片的配置。通
7 2020-10-28 -
EDA PLD中的基于FPGA和USB2.0的高速数据采集系统
数据采集在现代工业生产及科学研究中的重要地位日益突出,对实时高速数据采集的要求也不断提高。在信号测量、图像处理、音频信号处理等一些高速、高精度的测量中,都要求进行高速、高精度的数据采集。这就对数据采集
19 2020-11-10 -
EDA PLD中的基于FPGA的高速实时回放分级复接器设计
摘要:利用国际空间数据系统咨询委员会 (CCSDS)高级在轨系统(AOS)建议,提出了两级复用的方案,设计了一种具有载荷数据存储功能的高速实时/回放分级复接器。该方案采用FPGA技术,对星上载荷输出的
11 2020-11-12 -
EDA PLD中的基于FPGA的一种高速图形帧存设计
摘要:帧存是图形显示系统的核心部件之一,帧存的设计关系到系统的整体性能。介绍了一种高速图形帧存的设计方法。该高速帧存采用SRAM作为存储体,应用FPGA实现双帧存交替切换、上电清屏等功能,并借鉴电影遮
5 2020-12-12
暂无评论