摘要:在分析了 Sarnoff公司的 VCCD512H面阵型 CCD图像传感器驱动时序关系的基础上,结合某 CCD相机电子系统的总体要求,完成了基于 FPGA驱动时序发生器与数据缓存器的一体化设计。选用 Xilinx公司的 XQ2V3000系列FPGA作为硬件设计平台,运用 VHDL语言对驱动时序电路和数据缓存子系统进行了描述,并采用Alter公司的Quartus II集成设计软件对设计进行了 RTL级仿真及配置。仿真结果表明,所设计的基于 FPGA一体化时序与数据缓存子系统不仅可以满足 CCD芯片和视频处理的时序要求,还可以与 CCD相机控制系统进行可靠的串行通信,从而检测和控制相机的工作状