EDA/PLD中的一种高档FPGA可重构配置方法
用户评论
推荐下载
-
EDA PLD中的通过USB接口实现FPGA的SelectMap配置
摘要:本文提出了一种基于USB接口的FPGA SelectMap配置方式的实现方案。方案以大容量Spartan3 FPGA作为配置目标,选用Cypress EZ-USB FX2LP作为USB设备芯片,
13 2020-11-11 -
ARM设计的FPGA可重构配置方法的实现及应用
摘要:文中详述了FPGA被动串行配置方式的时序,给出配置流程图及实现的程序代码,并通过实例验证了该方法的优越性...
15 2020-10-28 -
EDA PLD中的Actel推出可减小军用FPGA占位面积的封装
Actel为其现场可编程门阵列(FPGA)推出一种新型封装形式,它可显著减小电路板尺寸和重量,可用于空间受限的军事和航空产品。这种84引脚CQFP(陶瓷方形扁平)封装已用于Actel的RTSX32SU
20 2020-12-03 -
EDA PLD中的一种基于CPLD的伪随机序列发生器
摘 要:介绍了一种利用EDA技术,在Altera的MAX 7000S系列芯片上实现的伪随机序列发生器,为产生低成本的电子系统测试信号提供了一种简单易行的方法。 关键词:EDA;VHDL;CPLD;伪随
10 2020-12-17 -
EDA PLD中的一种三轴伺服控制器的设计优化
目前伺服控制器的设计多以DSP或MCU为控制核心,伺服控制器是用来控制伺服马达的一种器件,一般是通过位置、速度和力矩三种方式对伺服马达进行控制,实现高精度的传动系统定位。 从结构上看,伺服控制器和变频
10 2020-10-27 -
EDA PLD中的一种多功能电子密码锁的VHDL设计
摘要:利用EDA技术,在可编程逻辑器件CPLD上实现了一种多功能电子密码锁。为弥补传统密码锁的不足,进一步提高可靠性,该系统中所有数据的存储、运算都完全由硬件实现。利用VHDL语言对电路进行行为描述,
6 2020-10-28 -
EDA PLD中的一种基于插值算法符号同步的硬件设计
摘要:提出了一种数字接收机中符号同步的硬件设计方案。该方案属于异步采样恢复法,其插值滤波器的设计采用了理想插值算法加窗处理,较传统的拉格朗日插值有更好的频域特性。该设计方案已用VerilogHDL实现
4 2020-12-12 -
EDA PLD中的一种用CPLD实现的短帧交织器设计
1 引 言 通信技术的发展,对于系统可靠性的要求不断提高,特别在移动通信领域,数字信号的传输过程常会伴随有各类的干扰源,从而使得信号产生失真,影响通信质量。纠错编码技术可以纠正信道中的随机干扰产生的数
5 2020-12-13 -
EDA PLD中的一种用VHDL语言实现的帧同步算法
在数字通信网中,为了扩大传输容量,提高信道利用率,常常需要把若干个低速数字信号合并成一个高速数字信号,然后通过高速信道传输,数字复接就是实现这种数字信号合并的专门技术。数字复接把低速数字信号合并为高速
5 2020-12-13 -
EDA PLD中的一种基于CPLD的PWM控制电路设计
摘要:介绍了利用硬件描述语言VHDL设计的一种基于CPLD的PWM控制电路,该PWM控制电路具有PWM开关频率可调,同侧2路信号互锁、延时时间可调、接口简单等特点,可应用于现代直流伺服系统。 关键词:
13 2020-12-13
暂无评论