EDA/PLD中的基于DSP和FPGA技术的低信噪比雷达信号检测
用户评论
推荐下载
-
EDA PLD中的新型PLD器件融合了FPGA和CPLD的优势
传统上由高密度FPGA及CPLD电源管理设计">CPLD器件和低容量FPGA支持的应用现在有了一个新的选择,即Lattice半导体公司开发的MachXO系列逻辑器件,它具有更低成本和更
14 2020-12-06 -
EDA PLD中的基于分布式算法和FPGA实现基带信号成形的研究
摘要:提出了一种采用现场可编程门阵列(FPGA)实现基带信号成形的FIR数字滤波器硬件电路的方案。该方案基于分布式算法的思想,利用FPGA丰富的查找表资源,从时域上对基带信号直接进行成形。因为所采用的
9 2020-12-13 -
EDA PLD中的基于FPGA的SOC系统中的串口设计
1 概述 在基于FPGA的SOC设计中,常使用串口作为通信接口,但直接用FPGA进行串口通信数据的处理是比较繁杂的,特别是直接使用FPGA进行串口通信的协议的解释和数据打包等处理,将会消耗大量的F
22 2020-11-25 -
EDA PLD中的Partition技术
中为需要做设计重用或者希望保留上次实现结果的模块设定Partition属性。Partition设定的对象可以是设计中任意层次的任意模块,这些设计可以是HDL代码、EDIF网表,甚至是原理图格式。为设计
24 2020-11-17 -
EDA PLD中的SmartXplorer技术
Xilinx在Xplorer技术的基础上推出了更为强大的SmartXplorer技术,它不仅在提高时序性能和缩短运行时间上比Xplorer做得更好,而且支持将任务分配到不同的机器上并行执行。目前Sma
24 2020-11-17 -
EDA PLD中的SmafiGuide技术
SmafiGuide是ISE中另外一种设计重用技术,它根据户指定的NCD文件来指导新的布局布线过,从而达到以较短的时间实现时序收敛.刈于一些比较敏感的时序路径或布局也会自动地进行调整,以便满足时序要求
25 2020-11-17 -
EDA PLD中的DCI技术
随着FPGA设计速度不断提高,信号传输的质量(信号完整性)问题显得越来越重要.为了保证高速信号完整性,通常在印制电路板(PCB)上进行阻抗匹配,以减小信号的反射和振荡.尽管大量的匹配电阻保证了信号的完
24 2020-11-18 -
EDA PLD中的用混合信号FPGA控制电压攀升率
随着工艺尺度不断缩小,器件常常需要多个电源。为了减小功耗和最大限度地提高性能,器件的核心部分一般趋向于在低电压下工作。为了与传统的器件接口,或与现有的I/O标准配合,I/O接口的工作电平往往与核心部分
9 2020-11-08 -
EDA PLD中的Actel推出首款混合信号FPGA系列
Actel公司日前宣布推出首款混合信号(mixed-signal)FPGA产品系列――Actel Fusion融合可编程系统芯片(PSC),且可立即供货。Actel Fusion器件在单片可编程系统芯
22 2020-12-17 -
EDA PLD中的Actel推出全球首款混合信号FPGA
Actel公司宣布推出全球首个混合信号FPGA产品系列 -- Actel Fusion:trade_mark: 融合可编程系统芯片 (PSC),且可立即供货,该系列可满足系统工程人员对于能简化设计的器
21 2020-12-12
暂无评论