同步数字集成电路设计中的时钟树分析,学数字的必下!!!
这个文档是关于数字集成电路功能测试仪的设计与实现...........
数字集成电路可测性设计及验证方法学,不是很深入,简单的介绍了一下测试基础,语言,工具以及意义.主要内容可测性基础可测性设计工具验证的必要性验证方法学介绍验证工具介绍
测试测量技术一种数字集成电路测试系统的设计随着数字集成电路的广泛应用,测试系统就显得越来越重要。在网络化集成电路可靠性试验及测试系统项目中,需要检验某些具有宽电平范围的军用数字集成电路芯片,而市场上常
在使用TTL或CMOS数字集成电路时,只有对它们的输入、输出高、低电平值了解清楚,在应用数字集成电路时才能保证得到预期的效果。 这里以TTL型数字集成电路74LS04M(反相器)与CMOS型数字集成
一、电压法判断数字集成电路好坏 1、如果数字集成电路的供电电压正常,焊接良好,而测得其电源引脚的电压值过低,则可判定该被测数字集成 电路已损坏。 2、如果测得数字集成电路电源电压引脚的
各大名校如清华,中科院,中科大等,数字电路科目考研,考博的指定教材
东南大学数字集成电路
数字集成电路:电路系统与设计是全国最有权威的集成电路教材。
数字电路静态时序分析,应用说明文档。有价值哦
用户评论