EDA/PLD中的Xilinx 发布大容量的领域优化FPGA 器件
用户评论
推荐下载
-
EDA PLD中的CoolRunner II器件的时序模型描述
Coo1Runner-II器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵AIM从AIM再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模块的种类
11 2020-11-17 -
EDA PLD中的CPLD器件的在系统动态配置
摘要:介绍一种利用微控制器动态配置CPLD器件的方法。将配置文件存放在存储器中,配置文件中的控制代码驱动在微处理器中运行的配置引擎;将配置文件中的配置信息通过JTAG口移入CPLD,实现器件的动态配置
14 2020-12-13 -
EDA PLD中的FPGA中的处理器IP概述
可编程逻辑业对微处理器核的报道层出不穷,包括与ARM和MIPS的协议,这些讨论已经持续了数年。然而,讨论的主题大体上没什么改变,诸如采用硬核还是软核?采用供应商的特定标准还是行业标准?这些核如何用来全
6 2020-11-09 -
EDA PLD中的FPGA中SPI复用配置的编程方法
SPI(Serial Peripheral Interface,串行外围设备接口)是一种高速、全双工、同步的通信总线,在芯片的引脚上只占用4根线,不仅节约了芯片的引脚,同时在PCB的布局上还节省空间。
20 2020-11-10 -
EDA PLD中的FPGA设计中关键问题的研究
陕西省西安电子科技大学综合业务网国家重点实验室(710071)李刚强 田斌 易克初 随着FPGA(Field Programmable Gate Array)容量、功能以及可靠性的提高,其在现代数字通
20 2020-12-12 -
EDA PLD中的Spartan3器件结构描述
Spartan-3的逻辑结构和布局如图所示。 图 Spartan-3的逻辑结构和布局 从图中可以直观地看出,Spartan-3主要由可配置逻辑块(Configurable Logic Bloc
17 2020-11-18 -
EDA PLD中的Axcelerator FPGA器件实现在工业温度范围内工作
Actel公司业已推出多种符合工业规范的高性能非易失性现场可编程门阵列(FPGA器件。 这些新的工业级单芯片Axcelerator器件具有高达2百万个系统门的密度。公司"保证这些器件在-4
4 2020-12-13 -
EDA PLD中的可编程逻辑器件PLD表示方法
由于可编程逻辑器件的阵列结构特点,用以前所习惯的逻辑函数表示方法难以描述其内部电路,因此在 PLD中提出了一些新的逻辑约定。这些逻辑约定使PLD芯片内部的配置和逻辑图一一对应,并能把逻辑图与 真值表密
9 2020-11-17 -
EDA PLD中的在FPGA设计中时序就是全部
当你的FPGA设计不能满足时序要求时,原因也许并不明显。解决方案不仅仅依赖于使用FPGA的实现工具来优化设计从而满足时序要求,也需要设计者具有明确目标和诊断/隔离时序问题的能力。设计者现在有一些小技巧
13 2020-10-27 -
EDA PLD中的在Matlab中实现FPGA硬件设计
摘要:System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具同时也是一个基于FPGA的信号处理建模和设计工具。文章介绍了在Matlab中使用Syst
28 2020-12-12
暂无评论