在电子系统中选择什么类型的去耦电容,以及如何对这些电容进行合理的布局,有一套较为严格的数学模型和理论,同时还需要相应的分析工具进行分析。由于这部分内容超出了本书的研究范围,因此本节仅采用一些现成的结果和Xilinx的一些推荐数据来完成去耦网络的设计。 在使用去耦电容时,重要的是减少引线长度和减小寄生电感,并将电容尽可能地安装在器件边上。为此,电源和地之间的闭环回路(该闭环回路与EMI特性有关)需要在CPLD/FPGA器件的电源脚附近放置一个去耦电容来实现。距离电源引脚越近,效果会越好。 由于器件工作的频率越高,转换速率越陡峭,所产生的RF电流频谱就越大,需要并接各种去耦电容。并接电