EDA/PLD中的EDA中的抢答鉴别电路QDJB的VHDL源程序
用户评论
推荐下载
-
EDA PLD中的数据显示电路的设计
整个系统硬件电路中,单片机MCU与FPGA进行数据交换占用了PO口、Pl口和P3口,因此数据显示电路的设计采用静态显示的方式,显示电路由8个共阳极七段数码管和8片1位串入8位并出的74LS164芯片组
11 2020-11-17 -
EDA PLD中的复位电路的Multisim仿真
复位电路的Multisim仿真结果如图所示。在图中,当电源电压上升到一定值时,复位信号跳高使控制部分正常工作。图中,处于上方的信号是电压信号,处于下方的信号是复位信号。 图 复位电路波形 欢迎转载
16 2020-11-17 -
EDA PLD中的EDA中的综合计时电路的显示控制电路的设计
本设计显示需要使用的是15个七段显示数码管。在计时结果显示电路中,七段数码管显示部分是一个不容忽视的环节,如若处理不得当,可能引起系统功率过大,产生散热问题,严重时甚至会导致系统的烧毁。为了解决好以上
11 2020-11-17 -
EDA PLD中的EDA中的综合计时电路的系统总体组装电路的设计
此系统的总体组装电路图如图所示。 如图 综合计时系统的总体组装电路原理图 来源:ks99
11 2020-11-18 -
EDA PLD中的EDA技术在智能晶闸管触发电路中的应用
摘要:介绍了一种可编程控制数字移相晶闸管触发电路,使用FPGA(现场可编程门阵列)芯片,采用VHDL硬件描述语言编程。此电路具有相序自适应功能,稳定性好,适用于三相全控整流、调压场合。 关键词:电子设
20 2020-12-12 -
EDA PLD中的EDA典型单元电路的同步计数器
计数器是在数字系统中使用最多的时序电路,它不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。 所谓同步计数器,就是在时钟脉冲(计数脉冲)的控制下,构成计数器
8 2020-11-17 -
EDA PLD中的EDA典型单元电路的异步计数器
异步计数器又称行波计数器,它的下一位计数器的输出作上一位计数器的时钟信号,一级一级串行连接起来就构成了一个异步计数器。异步计数器与同步计数器不同之处就在于时钟脉冲的提供方式,但是,由于异步计数器采用行
7 2020-11-17 -
EDA PLD中的EDA典型单元电路的可逆计数器
所谓可逆计数器,就是根据计数控制信号的不同,在时钟脉冲作用下,计数器可以进行加1或者减1操作的一种计数器。可逆计数器有一个特殊的控制端,这就是DR端。\u5f53DIR='0'时,计数器进行加1操作,
12 2020-11-18 -
EDA PLD中的EDA典型单元电路的存储器的设计
半导体存储器的种类很多,从功能上可以分为只读存储器(READ_ONLY MEMORY,简称ROM)和随机存储器(RANDOM ACCESS MEMORY,简称RAM)两大类。 只读存储器在正常工作
5 2020-11-17 -
EDA PLD中的EDA典型单元电路的寄存器的设计
寄存(锁存)器是一种重要的数字电路部件,常用来暂时存放指令、参与运算的数据或运算结果等。它是数字测量和数字控制中常用的部件,是计算机的主要部件之一。寄存器的主要组成部分是具有记忆功能的双稳态触发器。一
10 2020-11-17
暂无评论