EDA/PLD中的LabVIEW的移位寄存器
在循环结构中经常用到一种数据处理方式,即把第i次循环执行的结果作为第i+1次循环的输入,LabVIEW循环结构中的移位寄存器可以实现这种功能。在循环结构框左侧或右侧边框单击鼠标右键,在弹出的快捷菜单中选择“添加移位寄存器”,添加移位寄存器,如图1所示。 图2和图3分别显示为For循环结构和While循环结构添加移位寄存器后的结果移位寄存器在循环结构框的左右两侧是成对出现的,一个寄存器右侧的端子只能有一个元素,而左侧的端子可以有多个元素。移位寄存器的颜色和输入数据类型的系统颜色相同,在数据为空(没有输入)时是黑色。 图1 添加移位寄存器 图2 For循环结构中的移位寄存
用户评论
推荐下载
-
非线性反馈移位寄存器序列子簇的研究进展
非线性反馈移位寄存器序列子簇的研究进展
12 2021-05-21 -
115进制计数器74LS90移位寄存器
115进制计数器。。。作业答案,电路图。用74LS90移位寄存器制作
17 2020-08-21 -
移位寄存器逻辑功能和扭环计数器原理
掌握中规模集成移位寄存器74LS194的逻辑功能及测试方法。用74LS194设计任意模值的扭环计数器的方法
14 2020-05-31 -
verilog语言设计序列检测器和双向移位寄存器
verilog语言设计序列检测器和双向移位寄存器
35 2019-07-06 -
5阶移位寄存器的m序列伪随机数的生成
5 阶移位寄存器的本原多项式为 f(x) = x^5 x^2 1,各系数是 C5 = C2 = C0 = 1, C1 = C3 = C4 = 0。 a5 ⊕ a3 ⊕ a0 = 0, 即 a5
8 2021-05-20 -
EDA PLD中的相位寄存器PEG1的VHDL源程序
欢迎转载,信息来源维库电子市场网(www.dzsc.com) 来源:ks99
6 2020-11-17 -
EDA PLD中的CoolRunner II器件的使用双沿触发寄存器
在CoolRunner-II器件中每个宏单元的触发器都具有双沿触发(DET)的功能,这个特性可以进一步提高器件的资源利用率和可靠性,有效地降低器件的功耗。因为寄存器采用双沿触发后可以使器件的时钟信号频
11 2020-11-17 -
基于FPGA的移位寄存器流水线结构FFT处理器的实现
0引言快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于
11 2020-10-28 -
一种高性能32位移位寄存器单元的设计
本文给出了一种可用于32位以上CPU执行单元的移位寄存器电路,并针对CISC指令集INTELX86进行了优化(由于RISC指令集中移位类指令实现比较简单,故没有在文中讨论);采用指令预处理的技术和通过
4 2020-10-28 -
二元给定序列非线性移位寄存器的综合与产生
摘要:依据非线性移位寄存器的原理,文中讨论二元给定序列非线性反馈移位寄存器的综合算法,用C语言编程,找到了产生该序列的非线性移位寄存器。借助EDA技术,以FPGA为硬件基础,经过设计优化构成定长序列和
7 2020-12-16
暂无评论