信号上升时间短是高速信号的一个重要特征,它对信号完整性的影响很大。那么保持系统本身参数不变,改变输入信号的上升时间,如图所示分别为上升时间0.5 ns、1 ns和2 ns时的近端及远端串扰波形。 图 信号上升时间不同时的近端和远端串扰 由图所示可见,上升沿的串扰的影响相当大,随着上升时间的变短,特别是当平行走线长度小于饱和长度时,串扰电压幅度将迅速减小。在现代高速设计中,具有快速边沿速率的器件越来越被广泛使用,这个问题必须引起注意。 从上面的分析中可以得到一些减小串扰的一般规则: · 在满足系统设计要求的情况下,尽量使用边沿速率较慢的器件,因为它对串扰的影响最大;