基于系统级芯片内部SRAM与外部SDRAM组合设计方法
很多系统级芯片带有内部存储器,它具有速度快功耗低的优点,但容量却不是很大,因此需要和外部存储器结合起来使用。本文介绍如何配置系统以使片上SRAM和片外SDRAM一起构成一个连续的存储空间,达到比单独使用SDRAM时等待时间更短且功耗更低的目的。 LH79520是一种具有较高集成度的系统级芯片,可广泛用于多种便携式设备。该芯片带有32KB片上SRAM,可用作LCD显示器的片上帧缓存器。但不幸的是,32KB对多数彩色显示器存储容量太小,例如一个320×240 8位像素显示器需要75KB存储空间。尽管如此,由于片上存储器速度快,功耗也比SDRAM小很多,所以把片上SRAM作为大型帧缓冲器的一个
用户评论
推荐下载
-
组合逻辑逻辑芯片
关于、数字电路中的芯片引脚、及图片说明、
39 2019-02-23 -
笔记本芯片级维修内部资料.pdf
笔记本芯片级维修内部资料.pdf
25 2018-12-29 -
DDR SDRAM在高速数据采集系统中的应用与设计
本文针对高速数据采集系统中数据存储容量的瓶颈,提出了一种基于DDRSDRAM的采样存储架构。文中详细阐述了DDR存储控制状态机的设计原理、方法,以及在采集系统中存储控制的时序设计,并给出了设计仿真及实
24 2019-06-04 -
基于FPGA与DDR2_SDRAM的高速实时数据采集系统的设计与实现.nh
用FPGA实现对DDR2内存的接口与读取
39 2019-09-06 -
基于LabVIEW与PLC的串级控制系统设计
:详细介绍了采用RS232串口完成LabVIEW 与PLC之间通讯,并利用该方法,设计了一种 基于LabVIEW 与PLC的串级控制系统。实验结果表明:控制系统已达到了预期的设计效果。
27 2019-02-16 -
SDRAM与内存概念
本文详细讲解了SDRAM及内存概念。同时讲解了SDRAM地址和内存相关知识。通过这篇文档的讲解,可以清晰理解SDRAM和内存。
10 2020-08-15 -
基于FPGA的多端口SDRAM控制器的设计与实现
SDRAM一直是FPGA控制的一个难题。本文章描述了基于FPGA的SDRAM控制器的设计过程。
36 2018-12-09 -
基于Xilinx ISE的DDR SDRAM控制器的设计与实现
在高速信号处理系统中,需要缓存高速、大量的数据,存储器的选择与应用已成为系统实现的关键所在。DDRSDRAM是一种高速CMOS、动态随机访问存储器,它采用双倍数据速率结构来完成高速操作。DDRSDRA
20 2022-07-20 -
SDRAM时序约束设计
很好的sdram时序约束设计资料,很适合初学者的学习,看了一定会对时序约束有更深入的了解
39 2019-01-09 -
CSS行内内部外部样式表
NULL博文链接:https://liuzidong.iteye.com/blog/870713
29 2019-09-23
暂无评论