DSP48A的运算部分包括一个18位的预加器,其后是一个18×18的二进制补码乘法器,再后面通过两个48位数据通路多路复用器(X,Z)连接二输入的48位加法器/减法器。数据和控制输入端口可直接输入DSP48A的运算单元,也可通过1级或2级流水寄存器输入,该结构有助于实现不同的及高度流水运作的DSP应用。A,B数据输入端口支持1级或2级流水寄存输入,其他数据或控制端口可寄存一次。当使用流水寄存器时,DSP48A的全速率为250 MHz。 在最基本的操作模式中,加法器/减法器的输入可来自于上级的多路复用器,进位选择逻辑和乘法器。式(11-3)描述了加法器/减法器的输出。CARRYIN和X的输