EDA/PLD中的信号整形电路的设计
用户评论
推荐下载
-
EDA PLD中的Verilog HDL设计模拟
Verilog HDL不仅提供描述设计的能力,而且提供对激励、控制、存储响应和设计验证的建模能力。激励和控制可用初始化语句产生。验证运行过程中的响应可以作为“变化时保存”或作为选通的数据存储。最后,设
30 2020-12-13 -
EDA PLD中的EDA技术在智能晶闸管触发电路中的应用
摘要:介绍了一种可编程控制数字移相晶闸管触发电路,使用FPGA(现场可编程门阵列)芯片,采用VHDL硬件描述语言编程。此电路具有相序自适应功能,稳定性好,适用于三相全控整流、调压场合。 关键词:电子设
20 2020-12-12 -
EDA PLD中的基于FPGA的面阵CCD驱动电路的设计
0 引言 CCD(Charge Coupled Devices)电荷耦合器件是20世纪70年代初发展起来的新型半导体集成光电器件。近30年来,CCD器件及其应用技术的研究取得飞速进展,特别是在图像
15 2020-11-09 -
EDA PLD中的基于FPGA的TDI CCD时序电路的设计
摘要:为解决TDI-CCD作为遥感相机的图像传感器在使用中所面临的时序电路设计问题,文中较为详细地介绍了TDI-CCD的结构和工作原理,并根据工程项目所使用的IL-E2 TDI-CCD的特性,设计了一
10 2020-12-06 -
EDA PLD中的EDA中的烹调计时器JSQ的设计
烹调计时器JSQ为减数计数器,其最大计时时间为59∶59。因此我们可用两个减计数十进制计数器DCNT10和两个减计数六进制计数器DCNT6级联构成。JSQ的内部组成原理如图所示。 如图 JSQ的内
12 2020-11-17 -
EDA PLD中的EDA中的状态控制器KZQ的设计
状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用-个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图1所示,其
7 2020-11-17 -
EDA PLD中的降低FPGA功耗的设计
使用这些设计技巧和ISE功能分析工具来控制功耗 新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的
17 2020-12-31 -
EDA PLD中的CPLD的PSK系统设计
1 引言 现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向[5]。从模拟调制到数字调制,从二进制发展到多进制调制,虽然调制方式多种多
27 2020-12-07 -
EDA PLD中的DDS的FPGA实现设计
根据图1,并假定相位控制字为0,这时DDS的核心部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图
31 2020-11-17 -
EDA PLD中的逻辑器件的同步设计
在设计逻辑和电路时,经常会遇到这样的问题。即采用普通集成电路实现的设计移植到FPGA/CPLD逻辑器件时,其设计无法正常运行。另外,有些设计己经在逻辑器件申实现或通过了仿真测试。但经过重新布线设计后,
23 2020-11-17
暂无评论