作为并行EEPROM的实例,我们举出ST MicroElectronics公司1MB的M28010来进行说明。DIP式的引脚配置如图所示:与AMD闪速存储器命名信号名称的方式不同,DU等同于NC,其他W,G,E分别等同于WE,OE和GE。我们知道引脚配置本身具各兼容性。 图 M2801O的引脚配置 并行EEPROM的内部也同闪速存储器一样,包括获得高电压用于替换的升压电路以及对内部单元的写入控制电路。写人操作可以针对任意地址,与闪速存储器相同,在从CPU端进行写人操作到内部的替换操作结束.需要一定的时间。因此,和闪速存储器一样,如果在替换中要求读取数据,则将读出状态值,根据这个