基于FPGA的AXI4总线时序设计与实现
用户评论
推荐下载
-
基于DSP的CAN总线系统设计与实现
基于DSP的CAN总线系统设计与实现,摘要:介绍了基于DSP的CAN控制器的设计及应用方法,利用该方法可以在波特率高达lMb/s的条件下稳定、可靠地传输数据,而且延迟时间很少。实验证明,利用TMS32
12 2020-10-27 -
基于CAN总线通讯模块的设计与实现
CAN是ControllerAreaNetwork的缩写(以下称为CAN),是ISO国际标准化的串行通信协议。在汽车产业中,出于对安全性、舒适性、方便性、低公害、低成本的要求,各种各样的电子控制系统被
30 2019-07-08 -
FPGA基础之时序设计
文章标题:FPGA基础之时序设计。中国IT实验室嵌入式开发频道提供最全面的嵌入式开发培训及行业的信息、技术以及相关资料的下载.
14 2020-12-31 -
FPGA时序分析设计约束
FPGA设计约束仿真验证时序分析欢迎下载
50 2019-09-18 -
FPGA设计时序收敛
时序约束的概念时序收敛流程时序收敛流程-代码风格时序收敛流程-综合技术时序收敛流程-管脚约束时序收敛流程-时序约束时序收敛流程-静态时序分析时序收敛流程-实现技术时序收敛流程-FloorPlanner
6 2019-09-13 -
基于FPGA的CAN总线通信接口的设计
CAN总线是现场总线的一种,因为其成本低、容错能力强、支持分布式控制、通信速率高等优点在汽车、工业控制、航天等领域得到广泛应用。但是计算机没有CAN总线接口,为了进行CAN总线的调试,必须具有专用的适
16 2020-08-11 -
基于FPGA的DDS的研究设计与实现
本论文是利用FPGA完成一个DDS系统。DDS是把一系列数字量形式的信号通过D/A转换形成模拟量形式的信号的合成技术。主要是利用高速存储器作查寻表,然后通过高速D/A转换器产生已经用数字形式存入的正弦
22 2020-11-26 -
基于FPGA的桌球游戏的设计与实现
该代码为基于FPGA的桌球游戏的设计与实现的verilog代码,已DE2开发板上成功验证。
37 2019-01-11 -
一种基于AXI4.0总线的互联架构设计
设计了一种基于AXI4.0总线的互联架构。该互联架构的可配置性较高,主要包括:master与slave数量可配置、地址译码范围可配置、master端与slave端的仲裁方式可配置、总线地址位宽,数据位
4 2021-01-16 -
总线数据宽度可配置DDR传输的FPGA设计与实现
基于FPGA的DDR的设计的实现必看。FPGA的设计中存储空间DDR的设计实现
28 2019-05-15
暂无评论