高速汇流排提高电源设计难度 随着许多高速处理器、大容量硬碟和磁碟阵列、显示卡、乙太网路和光纤资料通信、以及存储器阵列等设备的通信速度不断加快,使用更快速的汇流排介面来符合其应用需求成为必要。 现代半导体技术能制造出比以前更快的逻辑电路,但仅靠提高逻辑电路速度并不足以加快汇流排速度。汇流排架构工程师必须处理汇流排电容、因为信号线长度不同所造成的信号歪斜现象、难以预测的汇流排负载变化、以及系统零组件的误差。汇流排速度越快,电压就必须越精确。而这些问题都与俗称为I/O电源或VIO.的汇流排收发器电源供应习习相关,因此现代汇流排必须小心设计其电源才能有效发挥最大效能。 新旧PCI可相