EDA/PLD中的Cypress具有更高可编程模拟性能的PSoC器件
用户评论
推荐下载
-
EDA PLD中的FPGA器件配置流程
Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。
22 2020-11-18 -
EDA PLD中的基于网络处理器的可编程路由器技术研究
摘要:网络处理器是一种可编程处理器,用于高效的处理网络中的数据流。网络处理器具有广泛的用途,基于网络处理器的路由器同使用通用处理器的路由器和使用专用集成电路的路由器相比,既具有快速的特点又具有灵活性的
9 2020-11-08 -
EDA PLD中的QuickLogic推出锁定各种行动装置的整合式可编程连结方案平台
低功耗可编程解决方案供货商QuickLogic,发表一款锁定各种行动装置的整合式可编程连结方案平台,新款ArcticLink解决方案平台具有嵌入式高效能芯片控制单元、可建置额外逻辑的可程序化架构以增强
17 2020-11-29 -
EDA PLD中的用于楼宇自动化的分散式可编程控制系统
用于楼宇自动化的分散式可编程控制系统 近年来,随着社会和经济的发展,给人们带来舒适工作及生活环境的楼宇自动化系统的市场越来越大,而楼宇自动化系统本身也日趋智能化、网络化、复杂化。但是目前在这个领域
9 2020-12-13 -
PSoC混合信号可编程片上系统
关于PSoC混合信号可编程片上系统的使用和介绍!!!
25 2019-07-23 -
EDA PLD中的逻辑器件的同步设计
在设计逻辑和电路时,经常会遇到这样的问题。即采用普通集成电路实现的设计移植到FPGA/CPLD逻辑器件时,其设计无法正常运行。另外,有些设计己经在逻辑器件申实现或通过了仿真测试。但经过重新布线设计后,
23 2020-11-17 -
EDA PLD中的PAL器件的基本结构
PAL器件的构成原理以逻辑函数的最简与或式为主要依据,其基本结构如图1所示。在PAL器件的两个逻辑 阵列中,与阵列可编程,用来产生函数最简与或式中所必需的乘积项。因为它不是全译码结构,所以允许 器件有
11 2020-11-18 -
EDA PLD中的Actel推出业界首款用于可编程逻辑器件的4x4mm封装图
Actel公司宣布为其低功耗5μW IGLOO现场可编程门阵列 (FGPA) 推出焊球间距仅为0.4mm的4mm封装,是目前市场上体积最小的可编程逻辑器件封装,为业界发展奠下了重要的里程碑。全新封装的
8 2020-12-03 -
手机应用中的可编程片上系统器件
可编程片上系统(PSoC)是由MCU与可编程逻辑和高性能模数转换功能以及常用固定功能外设组合而成。此外,这些器件还集成有闪存、SRAM及EEPROM. 在低功耗模式下,此类器件消耗的电流不足1μA,
10 2021-04-08 -
EDA技术与可编程实现
基于VHDL的好文章,从涵盖EDA技术介绍到电子系统设计的实例
33 2018-12-25
暂无评论