摘 要:主要介绍了一款32 b的RISC结构CPU的存储器管理部件的设计。在对存储器管理部件的原理,存在的必要性等方面进行介绍的基础上,对设计的存储器管理部件的结构,3种地址转换机制:实地址转换、块地址转换及段页式地址转换,以及部分单元电路等方面进行了详细的介绍。 随着处理器主频的不断升高,访问存储器的速度就越来越成为制约处理器性能提高的瓶颈。如何更加有效地管理好更多的存储空间成了急待解决的问题。本文是基于某32 b微处理器芯片研制而提出的,该CPU是一个高集成度的、深亚微米工艺制造的高速超标量微处理器。本文将介绍其存储器管理单元的地址变换机制的体系结构设计及电路实现。 1存储器管