安森美NB3N3001 PLL时钟产生器带来抖动小于皮秒的LVPECL时钟信号
高能效电源管理解决方案供应商安森美半导体(ON Semiconductor)日前宣布扩充高性能时钟产生器产品系列,推出采用锁相环(PLL)技术的新系列PureEdge产品,带来抖动少于皮秒(ps)的LVPECL高质量时钟信号。 目前PureEdge系列率先推出的器件为NB3N3001和NB3N3011,产生100MHz、106.25MHz以及212.5MHz,抖动少于皮秒(ps)的LVPECL高质量时钟信号,这些器件相当适合光纤通道和串行ATA(SATA)应用。和标准晶振器比较,新PureEdge架构带来更高的设计灵活度并降低成本。 这些器件是具备LVPECL差动输出的3.
用户评论
推荐下载
-
波形产生器的verilog实现
通过verilog语言编写程序,实现可变频率的任意波形的发生器的源代码,并用modelsim软件进行仿真测试,从而加深学生对硬件语言的掌握与综合运用,使学生将课堂所学的知识和实践有机结合起来,初步掌握
35 2019-04-18 -
0到9999秒的时钟显示
用C语言编写的1到9999的时钟显示,里面还有仿真图显示,包你喜欢!
27 2019-01-10 -
基于AD9957的多波形雷达信号产生器
基于AD9957的多波形雷达信号产生器,0 引言自1971年J.Tierney和C.M.Tader等人首次提出了DDS的概念,作为一种先进的
8 2020-10-28 -
基于AD9858的雷达信号波形产生器设计
1 引言 近年来,随着雷达技术的高速发展对雷达信号源的要求也越来越高。宽工作频段、高输出功率、复杂多变的信号调制形式和信号的稳定度已成为衡量雷达信号源性能的重要指标。AD9858是业界首款具有1
19 2020-11-22 -
基于单片机的低频信号产生器设计
这是一个关于基于单片机的低频信号发生器设计的文档。
5 2024-04-18 -
基于51单片机的正弦信号产生器设计
采用51单片机设计正弦信号发生器,实现精确波形输出。
5 2024-04-19 -
一种基本信号产生器的设计与实现
一种基本信号产生器的设计与实现,SOPC是以PLD取代ASIC,更加灵活、高效的SOC解决方案。SOPC的设计是通过以IP核为基础、以硬件描述语言为主的设计手段,并借助于以计算机为平台的EDA工具进行
6 2021-01-17 -
时钟抖动使随机抖动和相位噪声不再神秘
时钟抖动使随机抖动和相位噪声不再神秘:在本文中,我们将讨论抖动传递及其性能,以及相位噪声测量技术的局限性。
20 2020-08-14 -
存储缓存技术中的级联PLL超低噪声精密时钟抖动滤除技术研究
摘要:时钟是高速数据转换器、卫星数字调制解调等定时、触发的基准,而因为信号源或晶振本身及外部随机噪声、抽样间隔误差波动等引起的时钟抖动则成为影响通信系统中精度和信号质量的关键因素。 本文针对全方位
9 2020-10-27 -
matlab开发用xpctarget测量时钟抖动
matlab开发-用xpctarget测量时钟抖动。说明如何使用xpc目标测量PC时钟抖动。
28 2020-06-01
暂无评论