EDA/PLD中的基于FPGA的串行Flash扩展实现
用户评论
推荐下载
-
EDA PLD中的FPGA设计全流程
第一章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录),步骤如下。(假设M
24 2020-12-22 -
EDA PLD中的FPGA设计层次分析
FPGA设计包括描述层次及描述领域两方面内容。通常设计描述分为6个抽象层次,从高到低依次为:系统层、算法层、寄存器传输层、逻辑层、电路层和版图层。对每一层又分别有三种不同领域的描述:行为域描述、结构域
21 2020-11-21 -
EDA PLD中的FPGA器件选型研究
1 引 言 现场可编程门阵列FPGA有集成度高、体积小、灵活可重配置、实验风险小等优点,在复杂数字系统中得到了越来越广泛的应用。随着FPGA技术的成熟和不断飞速发展,数字电路的设计只需一片FPGA
21 2020-11-22 -
EDA PLD中的FPGA器件配置模式
只有成功配置可编程逻辑器件FPGA之后,器件才能正常工作。Xilinx FPGA的配置有3种模式,分别为并行(SelectMap)、串行(Serial)和边界扫描(Boundary Scan)模式。当
20 2020-11-17 -
EDA PLD中的FPGA器件配置流程
Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。
22 2020-11-18 -
EDA PLD中的基于FPGA的DES加密算法的高性能实现
1 引言 随着通信系统和网络的快速发展,要求数据的通信、处理和存储的安全性和可靠性越来越高。开发安全加密机器,要求具备实时加密,可改变密钥,使用多种算法等性能,因此可重用、参数化的加密核成为一种理
14 2020-11-12 -
EDA PLD中的基于FPGA和IP Core的定制缓冲管理的实现
随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片
11 2020-11-06 -
EDA PLD中的基于多相滤波的数字接收机的FPGA实现
0 引言 信道化接收机是在并行多通道接收机基础上提出的全概率频分信道化接收机,它克服了多部接收机并行工作、多通道 下变频等方案具有的设备复杂,各通道性能不一致和可靠性差的缺点。数字信道化接收机具备
25 2020-11-06 -
EDA PLD中的基于FPGA的伪码测距电路的设计与实现
1 引 言 现场可编程门阵列(FPGA)用硬件电路完成算法的过程,一方面解决了系统的开销问题,提供了提高系统整体性能的条件,另一方面,由于静态RAM型的FPGA具备可重构特性,这使得资源利用
7 2020-12-17 -
EDA PLD中的基于FPGA的运动控制卡的设计和实现
摘 要:基于FPGA 的运动控制卡采用脉冲加方向的闭环控制方式,具有结构简单,集成度高、实时性好等优点。从硬件的构成、设计和算法实现等方面入手,阐述了运动控制卡的设计和开发。用硬件描述语言VHDL
15 2020-11-10
暂无评论