EDA/PLD中的Altera 发售高端Stratix III FPGA系列型号
用户评论
推荐下载
-
EDA PLD中的Xilinx FPGA的功耗优化设计
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工艺
25 2020-11-10 -
EDA PLD中的CPLD FPGA器件的配置方法
CPLD和FPGA都支持边界扫描(JTAG)模式,JTAG端口用于边界扫描测试、器件配置、应用诊断等,符合IEEE 1532/IEEE 1149,1规范。每个CPLD/FPGA器件都有专用的JTAG端
11 2020-11-17 -
EDA PLD中的基于FPGA内部的FIFO设计
在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FI
18 2020-11-18 -
EDA PLD中的基于FPGA的图像边缘检测
0 引言 图像边缘检测是图像处理的一项基本技术,在工业、医学、航天和军事等领域有着广泛的应用。图像处理的速度一直是一个难题。虽然DSP具备指令流水线特性和很高的处理速度,但其速度仍然很受限制,而利
19 2020-12-03 -
EDA PLD中的FPGA器件的在线配置方法
摘要:介绍基于SRAM LUT结构的FPGA器件的上电配置方式;着重介绍采用计算机串口下载配置数据的方法和AT89C2051单片机、串行EEPROM组成的串行配置系统的设计方法及实现多任务电路结构中配
8 2020-12-13 -
EDA PLD中的Altera最新Nios II嵌入式评估套件展示独特FPGA能力
Altera宣布开始提供新的Cyclone III版Nios II嵌入式评估套件。Nios II评估套件是功能丰富的低成本平台,为嵌入式设计人员提供快捷简单的实践方式来评估Nios II处理器、SOP
7 2020-11-21 -
EDA PLD中的Xilinx发布65nm Virtex5系列FPGA
Xilinx公司发布其新的 Virtex-5 系列领域优化现场可编程门阵列 (FPGA),该系列基于业界最先进的 65 纳米 (nm) 三极栅氧化层技术、突破性的新型 ExpressFabric 技术
16 2020-11-29 -
Altera宣布Stratix®III FPGA的DDR3存储器接口速率超过1067Mbps
Altera公司宣布,Stratix:registered: III FPGA的DDR3存储器接口速率超过1067 Mbps,存储器性能比竞争FPGA解决方案高出33%。更宽的存储器带宽支持新的通信、
8 2020-11-26 -
EDA PLD中的在FPGA设计中时序就是全部
当你的FPGA设计不能满足时序要求时,原因也许并不明显。解决方案不仅仅依赖于使用FPGA的实现工具来优化设计从而满足时序要求,也需要设计者具有明确目标和诊断/隔离时序问题的能力。设计者现在有一些小技巧
13 2020-10-27 -
EDA PLD中的在Matlab中实现FPGA硬件设计
摘要:System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具同时也是一个基于FPGA的信号处理建模和设计工具。文章介绍了在Matlab中使用Syst
28 2020-12-12
暂无评论