EDA/PLD中的基于FPGA 的高阶全数字锁相环的设计与实现
用户评论
推荐下载
-
EDA PLD中的基于FPGA CPLD设计与实现UART图
摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;V
13 2020-12-13 -
DSP中的基于DSP的软件锁相环的实现
准确获取电网基波及谐波电压的相位角,在变频器、有源滤波器等电力电子装置中具有重要的意义,通常需要采用锁相环得以实现。传统锁相环电路一般由鉴相器、环路滤波器、压控振荡器及分频器组成,其工作原理是通过鉴相
16 2020-10-27 -
扩频通信的数字锁相环设计
针对扩频通信系统的载波同步,提出一套完善的数字锁相环设计方案. 该方案利用新颖的可控根法完成1~3阶模拟锁相环(APLL)环路参数设计,并实现从模拟域到数字域的转换,得到的数字锁相环(DPLL)的环路
6 2023-01-13 -
EDA PLD中的基于FPGA的键盘扫描模块的设计与实现
在电子产品中,键盘是最基本的输入设备,然而在应用中都采用通用的键盘扫描器件是不现实的,需要单独设计成专用的小键盘。现代EDA(电子设计自动化)技术提供了一种很好的途径,利用VHDL硬件描述语言和FPG
12 2020-11-06 -
EDA PLD中的基于FPGA的数字电压表的设计
0 引 言 传统的数字电压表设汁通常以大规模ASIC(专用集成电路)为核心器件,并辅以少量中规模集成电路及显示器件构成。ASIC完成从模拟量的输入到数字量的输出,是数字电压表的心脏。这种电压表的设计
19 2020-12-17 -
软件锁相环的设计与仿真
近年来数字通信便得越来越重要,甚至在传统的模拟领域如电话、收音机和电视机中也是如此。因为只要有数字数据传输,同步就是一个极其重要的任务,所以锁相环和相关电路或得了广泛的应用。如今,锁相环路正朝着数字化
39 2019-09-14 -
软件锁相环的设计与应用
介绍了软件锁相环的实现过程及参数选择
15 2019-05-31 -
EDA PLD中的基于FPGA的DDC的设计
摘要:数字下变频技术是软件无线电的核心技术之一。本文首先介绍了DDC的组成结构,然后详细分析了DDC各功能模块的工作原理,通过Modelsim完成了DDC其主要模块的仿真和调试,并进行初步系统级验证。
17 2020-11-06 -
EDA PLD中的EDA技术与FPGA设计应用
摘 要:EDA技术是现代电子设计技术的核心,它在现代集成电路设计中占据重要地位。随着深亚微米与超深亚微米技术的迅速发展,FPGA设计越来越多地采用基于VHDL的设计方法及先进的EDA工具。本文详细阐述
13 2020-11-26 -
基于FPGA的锁相环位同步提取电路设计
同步是通信系统中一个重要的问题。在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。因为只有确定了每一个码元的起始时刻,才能对数字信息作出正确的判决。利用全数字锁相环可直接从
10 2020-10-28
暂无评论