EDA/PLD中的宽频带数字锁相环的设计及基于FPGA的实现
引言 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。在基于FPGA的通信电路中,可以把全数字锁相环路作为一个功能模块嵌入FPGA中,构成片内锁相环。一般同步串行口通信方式的同步串行口之间的数据传输除了数据线外还必须有专门的同步时钟线,这种连接方式不但需要增加一条线路,同步性能受环境的影响还较大。利用数字锁
用户评论
推荐下载
-
基于SystemView的锁相环仿真
介绍了基于systemview的锁相环仿真发方法 给出了仿真图及仿真结果 特上传于大家分享
32 2018-12-08 -
基于multisim的锁相环仿真
在multisim中未集成pll的仿真模块,本文提供了在multisim中模拟pll的方法
57 2019-05-16 -
数字锁相环的原理与讲义
讲述数字锁相环的原理和操作方法,非常全面,不可错过的好东西
11 2020-09-17 -
数字锁相环的MATLAB仿真源码
附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL
20 2019-04-17 -
基于流水线技术的全数字锁相环设计
为了提高全数字锁相环的系统运行速度、降低系统功耗,同时提高锁相系统的动态性能与稳态性能,提出一种基于流水线技术的全数字锁相环。采用电子设计自动化技术完成了该系统的设计,并对所设计的电路进行了计算机仿真
13 2020-10-29 -
EDA PLD中的FPGA时钟设计
摘要: 在FPGA 设计中, 为了成功地操作, 可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压下将导致错误的行为。在设计PLD/ FPGA 时通常采用如下四种类型时钟: 全局时钟、门控时钟、
27 2020-10-28 -
EDA PLD中的FPGA设计流程
Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网
21 2020-12-12 -
基于DQ变换的新型锁相环设计
基于DQ变换的新型锁相技术,对采用DQ变换格式的锁相技术进行了详细的说明
28 2019-06-05 -
基于TRAC器件的锁相环设计研究
EDAPLD论文基于TRAC器件的锁相环设计研究摘要:以TRAC020LH完全可重配置模拟器件和TRAC开发软件为基础,设计模拟锁相环;给出仿真结果和利用PIC单片机对器件进行配置的应用电路。该锁相环
11 2020-08-10 -
锁相环的介绍
在fpga中pll,锁相环的结构和功能详细介绍,希望对大家有帮助!!
29 2019-05-06
暂无评论