EDA/PLD中的数字频率合成器的FPGA实现
摘要:介绍了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特点,给出了用ACEX 1K系列器件EP1K10TC144-1实现数字频率合成器的工作原理、设计思路、电路结构和仿真结果。 关键词:DDFS;FPGA;快速通道互连;仿真1 概述1971年,美国学者J.Tierncy,C.M.Rader和B.Gold提出了以全数字技术,从相位概念出发直接合成所需波形的一种新的频率合成方法。限于当时的技术和器件水平,它的性能指标尚不能与已有技术相比,故未受到重视。近30年间,随着集成电路技术和器件水平的提高,一种新的频率合成技术——直接数字频率合成(DDFS)得到了飞速的发展,它
用户评论
推荐下载
-
DDS方法设计的频率合成器
使用DDS方法设计的频率合成器具有硬件简单、输出频率稳定度高等特点。
15 2020-08-18 -
X波段频率合成器的研究
X波段频率合成器的研究,张骁勇,唐宗熙,分析了DDS频率合成器的原理,介绍了DDS频率合成器的应用。采用HPADS和ADIsimPLL仿真软件对一个X波段并行多通道DDS频率合成器进行优化设计,
20 2020-06-03 -
dds频率合成器软件基于fpga vhdl语言
这个是本科毕业设计,软件主体在此。要下载尽快!
34 2019-09-28 -
单片机与DSP中的基于单片机的直接数字频率合成器的设计
1 引 言 频率合成技术迄今已经历了三代:直接频率合成技术、锁相环频率合成技术、直接数字式频率合成技术。直接数字式频率合成(Direct Digital Frequency Synthesis,D
11 2020-12-06 -
基于eda的数字频率的设计
纤细介绍了用EDA技术实现数字频率记得设计,思想简单,设计容易
20 2019-04-01 -
基于FPGA的直接数字频率合成技术设计
基于FPGA的直接数字频率合成技术设计
14 2020-08-16 -
如何预测直接数字频率合成器DDS输出频谱中主相位截断杂散的频率和幅度
关于如何预测直接数字频率合成器(DDS)输出频谱中主相位截断杂散的频率和幅度
34 2019-07-10 -
EDA PLD中的CoolRunner II器件的使用频率合成
CoolRunner-II的频率合成(CoolCLOCK)技术利用分频器模块和双沿触发器实现多种频率的组合输出,并且能够降低器件的功耗。由于时钟分频器模块的时钟输入只能在GCK2输入,因此CoolCL
8 2020-11-17 -
直接数字频率合成器AD9954在跳频通信系统中的应用研究
频率合成器是一种频率稳定度较高的离散间隔型频率信号发生器,广泛应用在通信、雷达、仪器仪表及导航系统中。在研究高集成度频率合成器AD9954的基础上,给出了AD9954在跳频系统中的应用方案。跳频方案采
2 2021-02-01 -
基础电子中的频率合成器的高性能架构实现技术
要满足苛刻的频率合成器要求,通常需要做到一定程度的设计灵活性。基本的锁相环(PLL)频率合成器能以低成本、高空间效率、低功耗封装提供合理的频谱纯度和频率捷变,因此它在射频(RF)系统核心位置发挥作用已
10 2020-10-27
暂无评论