EDA/PLD中的降低FPGA功耗的设计技巧和ISE功能分析工具
用户评论
推荐下载
-
EDA PLD中的FPGA器件配置模式
只有成功配置可编程逻辑器件FPGA之后,器件才能正常工作。Xilinx FPGA的配置有3种模式,分别为并行(SelectMap)、串行(Serial)和边界扫描(Boundary Scan)模式。当
20 2020-11-17 -
EDA PLD中的FPGA器件配置流程
Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。
22 2020-11-18 -
EDA PLD中的采用FPGA实现DisplayPort
在1月份举办的美国消费电子展(Consumer Electronics Show) 上,数家业界主要的平板电视及显示技术公司纷纷宣布推出高清 3D 电视和令人惊艳的4K x 2K LCD 显示器,从而
23 2020-11-06 -
EDA PLD中的Xilinx扩展FPGA版图
Xilinx扩展FPGA版图 作者:丛秋波 9月16日,Xilinx公司在海南三亚举办的Xilinx亚太区Virtex-4媒体技术峰会上,Xilinx全球市场副总裁Sandeep Vij宣布了公司四大
10 2020-12-11 -
EDA PLD中的基于EDA技术的FPGA设计计算机应用
对传统电子系统设计方法与现代电子系统设计方法进行了比较,引出了基于EDA技术的现场可编程门阵列(FPGA)电路,提出现场可编程门阵列(FPGA) 是近年来迅速发展的大规模可编程专用集成电路(ASIC)
17 2020-11-13 -
EDA PLD中的Adaboost算法的FPGA实现与性能分析
摘要:Adaboost算法采用由弱到强的级联型分类器用以快速检测人脸。但在实际应用中计算量巨大。在PC机上用纯软件实现该算法得到的目标检测速度也难以达到实时。本文论述了一种采用像素积分计算阵列的人脸检
11 2020-11-10 -
EDA PLD中的PCB上FPGA的同步开关噪声分析
如今CMOS技术让一块FPGA器件可以拥有多个I/O接口。同时,近几年,低功耗已开始成为高速I/O接口的主流概念。降低功耗最有效的途径就是降低电压,而电压降低就会导致I/O接口所允许的噪声余量变小。因
9 2020-11-12 -
EDA PLD中的基于FPGA的音频处理芯片的设计
摘 要:提出一种采用现场可编程门阵列器件FPGA实现音频处理芯片的方案。首先对FIR滤波器的算法进行了改良,然后采用VHDL语言对音频处理芯片的每个模块分别设计。最后通过计算机软件对该芯片进行仿真,给
17 2020-12-06 -
EDA PLD中的基于FPGA的UARTl6550的设计
1 引 言 UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换
6 2020-12-13 -
EDA PLD中的FPGA的VHDL源程序
EDA/PLD中的FPGA的VHDL源程序
11 2020-11-17
暂无评论