EDA/PLD中的基于FPGA的计算机防视频信息泄漏系统设计
用户评论
推荐下载
-
EDA PLD中的基于FPGA的数字电压表的设计
0 引 言 传统的数字电压表设汁通常以大规模ASIC(专用集成电路)为核心器件,并辅以少量中规模集成电路及显示器件构成。ASIC完成从模拟量的输入到数字量的输出,是数字电压表的心脏。这种电压表的设计
19 2020-12-17 -
EDA PLD中的基于FPGA的程控滤波器的设计
摘要:以单片机和可编程逻辑器件(FPGA)为控制核心,设计了一个程控滤波器,实现了小信号程控放大、程控调整滤波器截止频率和幅频特性测试的功能。其中放大模块由可变增益放大器AD603实现,最大增益60d
7 2020-10-27 -
EDA PLD中的基于CPLD的PSK系统设计
摘要:本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述
15 2020-12-17 -
EDA PLD中的优化FPGA功耗的设计技术
无论从微观到宏观、从延长电池寿命到减少全球变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的最新调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性
21 2020-11-09 -
EDA PLD中的FPGA设计当中的功耗问题
随着FPGA的密度越来越高,设计者们正在节能降耗方面取得越来越多的进展。出现降低功耗这一趋势的另一个原因是FPGA正在越来越广泛地应用于智能手机、媒体播放器、游戏机、卫星导航设备以及数码相机/摄像机等
39 2020-11-06 -
EDA PLD中的利用FPGA实现UART的设计
引 言 随着计算机技术的发展和广泛应用,尤其是在工业控制领域的应用越来越广泛,计算机通信显的尤为重要。串行通信虽然使设备之间的连线大为减少,但随之带来串/并转换和位计数等问题,这使串行通信技术比并行通
23 2020-12-23 -
EDA PLD中的Xilinx FPGA的功耗优化设计
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工艺
25 2020-11-10 -
EDA PLD中的在视频监控系统中使用FPGA进行视频处理
视频监控系统是火车站、机场、银行、娱乐场所、购物中心甚至家庭保安的重要组件。随着安全风险的增加,对视觉监视和记录事件的需求以多种使用模式激增。因此,新架构必须为横跨一整套日渐繁杂的视频监控系统要求的成
8 2020-11-26 -
EDA PLD中的FPGA时序收敛
您编写的代码是不是虽然在仿真器中表现正常,但是在现场却断断续续出错?要不然就是有可能在您使用更高版本的工具链进行编译时,它开始出错。您检查自己的测试平台,并确认测试已经做到 100% 的完全覆盖,而且
17 2020-11-06 -
EDA PLD中的主流FPGA简介
多个平台中的每一个都针对特定的应用领域进行了优化,将系统成本降到了最低。 (1) Spartan-3A平台:针对I/O进行了优化。 针对那些I/O数和性能比逻辑密度更重要的应用,特别适用于桥接
24 2020-11-18
暂无评论