EDA/PLD中的基于FPGA的等精度频率计的设计与实现
摘 要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。 关键词:FPGA;等精度;频率计;VHDL 现场可编程门阵列FPGA(Field Programmable GateArray)属于ASIC产品,通过软件编程对目标器件的结构和工作方式进行重构,能随时对设计进行调整,具有集成度高、结构灵活、开发周期短、快速可靠性高等特点,数字设计在其中快速发展。 本文介绍了一种利用FPGA实现DC~100 MHz的自动切换量程数字等精度频率计的实现方法,并给出实现
用户评论
推荐下载
-
等精度频率计u.v
等精度频率计
4 2021-05-08 -
EDA PLD中的JavaCard CPU的设计与FPGA实现
1 JavaCard简介 智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系统)和EEPROM,能储存信息和图像,具备读/写能力,信息能被加密保护的便携卡。智能卡的最基本标准是 ISO/I
21 2020-11-21 -
FPGA频率计
基于FPGA的频率计verilogHDL
31 2019-09-29 -
fpga频率计
通过FPGA测量一个信号的频率,然后将数据串行输出,供单片机读取和显示
35 2019-02-22 -
EDA PLD中的基于FPGA CPLD设计与实现UART图
摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;V
13 2020-12-13 -
基于MC8051IP核的等精度频率计的改进
基于MC8051IP核的等精度频率计的改进
14 2019-07-18 -
等精度数字频率计设计
(1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功
16 2020-08-21 -
频率计的设计
高精度 频率计 测周法 侧频法 详细注释,代码完整,是本学期课程设计所做
41 2019-01-07 -
EDA PLD中的基于FPGA的键盘扫描模块的设计与实现
在电子产品中,键盘是最基本的输入设备,然而在应用中都采用通用的键盘扫描器件是不现实的,需要单独设计成专用的小键盘。现代EDA(电子设计自动化)技术提供了一种很好的途径,利用VHDL硬件描述语言和FPG
12 2020-11-06 -
基于单片机的频率计设计与实现
清晰,基于单片机的频率计设计与实现,硬件开发,值得拥有
5 2020-12-22
暂无评论