EDA/PLD中的基于DSP和CPLD的宽带信号源的设计
用户评论
推荐下载
-
单片机脉冲信号源的CPLD实现方案
本脉冲信号源输出脉冲频率:20~700kHz,占空比:1%~40%,时钟采用80MHz有源晶振。在700kHz时频率步进为6kHz,20kHz时频率步进为5Hz。由于采用了EPM7128SLC84—1
10 2020-09-03 -
EDA PLD中的基于FPGA CPLD设计与实现UART图
摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;V
13 2020-12-13 -
EDA PLD中的CPLD在IGBT驱动设计中的应用
介绍了一个实用IGBT驱动信号转换电路的CPLD设计并给出了该设计的仿真波形。 随着国民经济的不断发展,变频调速装置的应用越来越广泛。如何打破国外产品的垄断,已成为一个严肃的课题摆在我国
19 2020-12-07 -
DDS信号源使用数字基带信号产生.pdf
DDS信号源的工作原理,各种输出信号的特性,ALTERA公司的FPGA可编程器件EP4CE6
29 2019-05-05 -
FPGA和DDS在信号源中的应用
本文在讨论DDS的基础上,介绍利用FPGA设计的基于DDS的信号发生器。
16 2020-08-17 -
EDA PLD中的基于CPLD的CCD相机图像信号模拟器的设
1 引言 多年来CCD 器件以体积小、重量轻、功耗小、工作电压低和抗烧毁等优点以及在分辨率、动态范围、灵敏度、实时传输、自扫描等特性,广泛地应用于摄像器材、气象、航天航空、军事、医疗以及工业检测等
4 2020-12-06 -
EDA PLD中的基于FPGA设计DSP的实践与改进
摘要:基于通用处理器加上 FPGA的架构方案可以简化 DSP系统的设计,但对现行的设计流程进行分析,发现由于软硬件设计人员工作之间存在设计迭代,使得开发过程中存在较大时间冗余。为此,引入 EDA设计工
10 2020-11-12 -
基于FPGA的直接数字合成信号源设计
以高级语言描述、系统级仿真和综合技术为特征的第三代EDA工具为依托,以给被测电路提供一个性能较好的信号为目的,提出了基于现场可编程门阵列(FPGA)的直接数字合成(DDS)信号源。该信号源采用直接数字
4 2021-01-15 -
基于CORDIC算法的参数可调信号源设计
直接频率合成技术(DDS)是无线通信中的关键技术,因应用场合及技术指标不同,DDS中的正弦波形产生模块有多种实现方法,本设计采用CORDIC算法计算波形数据,并通过预处理实现全部相位波形数据的即时计算
10 2020-10-28 -
基于ADF43604的GPS信号源设计
通过分析频率合成器ADF4360-4的工作原理、性能特点及其应用电路设计,结合GPS信号源设计,提出了以FPGA芯片和频率合成器为核心的GPS信号源的总体设计方案,分数字电路和模拟电路两部分进行了设计
6 2020-10-28
暂无评论