EDA/PLD中的SDRAM通用控制器的FPGA模块化设计
摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制 引言 同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程中困扰设计人员主要因素,进而降低了开发速度,而且大多数的基于FPGA的SDRAM控制器都是针对特定的
用户评论
推荐下载
-
DDR2SDRAM控制器的设计及FPGA验证
DDR2 SDRAM控制器的设计及FPGA验证
28 2018-12-08 -
基于FPGA的多端口SDRAM控制器的设计与实现
SDRAM一直是FPGA控制的一个难题。本文章描述了基于FPGA的SDRAM控制器的设计过程。
36 2018-12-09 -
一种基于FPGA的DDR SDRAM控制器的设计
一种基于FPGA的DDR SDRAM控制器的设计、电子技术,开发板制作交流
5 2021-02-06 -
EDA PLD中的FPGA架构的功耗
减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范
28 2020-11-06 -
EDA PLD中的通过EDA设计工具了解FPGA的设计流程
对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。 1)使用synplify
10 2020-10-27 -
使用verilog实现基于FPGA的SDRAM控制器
该程序为verilog程序编写的SDRAM控制器代码,使用该代码可以使SDRAM的操作简单
28 2018-12-09 -
DDR2SDRAM控制器的FPGA实现
FPGA implementation of DDR2 SDRAM controller
28 2019-06-24 -
使用Verilog实现基于FPGA的SDRAM控制器
使用Verilog实现基于FPGA的SDRAM控制器
34 2019-04-28 -
EDA PLD中的基于FPGA的数字秒表的设计
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。 1
18 2020-11-10 -
EDA PLD中的一种三轴伺服控制器的设计优化
目前伺服控制器的设计多以DSP或MCU为控制核心,伺服控制器是用来控制伺服马达的一种器件,一般是通过位置、速度和力矩三种方式对伺服马达进行控制,实现高精度的传动系统定位。 从结构上看,伺服控制器和变频
10 2020-10-27
暂无评论