2.56 GHz低抖动CMOS集成锁相环的设计
设计了一种基于TowerJazz 180 nm CMOS工艺的低抖动集成锁相环芯片。分别从鉴频鉴相器(PFD)、电荷泵(CP)、压控振荡器(VCO)、环路滤波器(LPF)等多个环路模块分析介绍了减小输出时钟抖动的方法和具体电路实现。采用Cadence仿真软件对整个电路进行仿真,后仿真结果表明该锁相环芯片性能指标良好:工作电压1.8 V,调频范围为1.24~2.95 GHz,输出时钟中心频率为2.56 GHz,锁定时间小于2 μs,相位抖动约为1.7 ps。
用户评论
推荐下载
-
全数字锁相环的研究与设计
描述了一个用FPGA实现的数字锁相环的设计,非常有用,有参考价值
22 2019-03-07 -
基于DQ变换的新型锁相环设计
基于DQ变换的新型锁相技术,对采用DQ变换格式的锁相技术进行了详细的说明
28 2019-06-05 -
锁相环的设计与ADS仿真资料
PLL Design--Analysis of a Sigma-Delta Modulator Using RF Behavioral Modeling and System Simulation
33 2018-12-26 -
数字锁相环的设计与实现.doc
数字锁相环的设计与实现.doc PLL
24 2021-05-04 -
基于TRAC器件的锁相环设计研究
EDAPLD论文基于TRAC器件的锁相环设计研究摘要:以TRAC020LH完全可重配置模拟器件和TRAC开发软件为基础,设计模拟锁相环;给出仿真结果和利用PIC单片机对器件进行配置的应用电路。该锁相环
11 2020-08-10 -
扩频通信的数字锁相环设计
针对扩频通信系统的载波同步,提出一套完善的数字锁相环设计方案. 该方案利用新颖的可控根法完成1~3阶模拟锁相环(APLL)环路参数设计,并实现从模拟域到数字域的转换,得到的数字锁相环(DPLL)的环路
6 2023-01-13 -
集成锁相环CC4046的原理及其应用
文章详细的介绍了集成锁相环的原理,以及其应用。包括CC4046的引脚图和封装等。。
17 2020-05-17 -
集成锁相环CD4046的原理及应用
集成锁相环CD4046的原理及应用本文叙述了CM0S集成锁相环的工作原理、外围元件选择的原则以及 该芯片在自动控制和智能化仪器方面的应用, 并结台具体例子介绍了应用中的一些 体会。
27 2018-12-29 -
集成锁相环CD4046的原理及其应用
集成锁相环CD4046的原理及其应用,描述锁相环的原理与应用
25 2018-12-29 -
在quarter中设计PLL锁相环
频率合成器主要有直接式、锁相式、直接数字式和混合式4种。目前,锁相式和数字式容易实现系列化、小型化、模块化和工程化,性能也越来越好,已逐步成为最为典型和广泛的应用频率合成器
5 2020-10-30
暂无评论