介绍了一种高速实时数据采集系统的设计,该系统以FPGA作为逻辑控制的核心,以USB作为与上位机数据传输的接口,内置一路AD转换,最高采样速率40 MHz,预留40针IDE接口,可以扩展各种不同的传感器与AD板,数据传输速度超过40 MB/s。给出了系统内部结构设计图,设计思路、实施过程、仿真结果和实验结果、固件(Firmware)和基于C#的应用程序开发,以期为各种传感器的调试与数据采集等提供有益的参考。