针对测控系统中监测信号较多的情况,提出了一种基于FPGA的多路数字信号采集模块设计。采集数字信号的高低状态和测量其中一路信号的频率,并采集脉冲信号的脉宽和时延,通过FPGA将数据编帧上传给上位机。结合FPGA、大容量FIFO的特点,设计了光电隔离电路、FIFO电路、FPGA配置电路等。实现了USB2.0与上位机通信,通过上位机应用软件和驱动程序实现模块与PC机实时通信和控制。该设计方案结构灵活、控制简单、可靠性较高。