基于FPGA的DDS IP核设计
以Altera公司的Quartus II 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。
用户评论
推荐下载
-
基于FPGA的DDS信号源设计与实现
基于FPGA的DDS信号源设计与实现,论文,pdf格式。
21 2019-05-13 -
基于单片机与FPGA设计的DDS资料
本设计是由FPGA扩展MCU开发的DDS。具有两个波形通道、一个TTL通道和频率计通道。波形通道能够产生10MHz以内的正弦波、三角波和方波;TTL产生1M以内的TTL信号;频率计可测5M以内的信号。
18 2019-05-13 -
论文研究基于FPGA的DDS设计与仿真.pdf
基于FPGA的DDS设计与仿真,魏崇训,郑红党,本文基于FPGA技术,利用VerilogHDL语言设计DDS,实现正弦波形输出。文章首先介绍了DDS的技术特点,分析了DDS的设计原理。为了正确完成设
23 2020-01-28 -
基于FPGA的DDS信号发生器设计报告
本文介绍了一种基于FPGA的DDS信号发生器的具体设计,可产生正弦波,三角波,方波以及自定义波
32 2019-09-25 -
基于FPGA的32位ALU软核设计
介绍了一种基于可编程逻辑器件FPGA和硬件描述语言VHDL的32位ALU的设计方法。该ALU采取层次化设计方法,由控制模块、逻辑模块、加减法模块、乘法模块和除法模块组成,能实现32位有符号数和无符号数
9 2020-10-28 -
基于FPGA的8段数码管动态显示IP核设计
设计8段数码管动态显示IP核,并给出此核的一个参考驱动显示程序。此核根据设计需要,可例化1~8个共阳极(或共阴极)数码管控制器,成功控制1~8个数码管工作,大大提高设计效率。测试结果表明,此核工作可靠
4 2020-11-17 -
xilinx系列FPGA芯片PCI总线IP核设计源码
FPGA芯片PCI总线IP核设计源码,端口定义非常清楚,已测试通过
30 2019-05-27 -
FPGA开发之IP核软核硬核以及固核概念
IP核是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了SOC阶段,IP核设计已成为ASIC电路设计公司和FPGA提供
37 2020-08-17 -
基于FPGA的可调频率DDS
基于FPGA的可调频率相位的DDS。外接12位DA输出波形。
35 2019-04-02 -
基于FPGA的dds合成器
基于FPGA的dds,可在spartan-3e上运行
29 2019-07-27
暂无评论