暂无评论
高速电路设计与仿真分析:Cadence实例详解,参考学习。。。
《高速数字电路设计教材》华为内部培训教材
High-speed circuit design experiment ADS-part2
IBIS模型在高速电路设计中的应用,以及高速数字电路设计信号完整性仿真IBIS模型编写原理
这本书专门为电路设计工程师写的,主要描述了模拟电路原理在高速数字电路设计中的分析应用
1.引言随着电子产品功能的日益复杂和性能的提高,印刷电路板的密度和其相关器件的频率都不断攀升,保持并提高系统的速度与性能成为设计者面前的一个重要课题。信号频率变高,边沿变陡,印刷电路板的尺寸变小,布
这一期和大家聊一聊高速电路设计中常见的几个设计观点,当然,对于这一部分可能会有一些工程师有不一样的观点,毕竟每一个人的理解都也不太一样,这也是就本人做过的或者了解到一些其他比较优秀公司的经验和设计习惯
随着数字电路数据量的提高,数据的传输速率也越来越快,LVDS(低压差分信号)标准越来越多的应用在FPGA和ASIC器件中。文章对LVDS信号的特点进行了分析,说明了PCB设计中差分走线的注意事项并结合
华为内部教材_高速数字电路设计教材_high_speed_digital_design 全书共12章,第一章-基本原理,第二章-逻辑门的高速特性,第三章-测量方法,第四章-传输线,第五章-地平面和层堆
高速数字电路设计要注意的一些方面,pdf文档,很清晰
暂无评论