顾名思义,锁相环(PLL)使用鉴相器比较反馈信号与参考信号,将两个信号的相位锁定在一起。虽然这种特性有许多用武之地,但是PLL如今常用于频率合成,通常充当上变频器/下变频器中的本振(LO),或者充当高速模数转换器(ADC)或数模转换器(DAC)的时钟。直到近,我们很少注意这些电路中的相位行为。但随着对效率、带宽和性能的需求日益增长,RF工程师必须推出新技术来提高频谱和功率效率。信号相位的重复性、可预测性和可调性在现代通信和仪器仪表应用中均起到日益重要的作用。一切都是相对的关于相位测量,如果不是相对于另一个信号或相对于原始相位则毫无意义。例如,使用矢量网络分析仪(VNA)对放大器之类的两端口网络