高速双路ADC AD9280 FPGA读写实验 Verilog设计源码Quartus工程文件.zip
高速双路ADC AD9280 FPGA读写实验 Verilog设计源码Quartus工程文件,ADC芯片选用AD9280 ,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module hs_dual_ad( input sys_clk , //AD0 input [9:0] ad0_data , //AD0数据 input ad0_otr , //输入电压超过量程标志 output ad0_clk , //AD0(AD9280)采样时钟 output ad0_oe , //AD1 input [9:0] ad1_data , //AD0数据 input ad1_otr , //输入电压超过量程标志 output ad1_clk , //AD1(AD9280)采样时钟 output ad1_oe ); //***************************************************** //** main code //***************************************************** // ad0_oe=0,正常模式;ad0_oe=1,高阻 wire clk_50m; assign ad0_oe = 1'b0; assign ad1_oe = 1'b0; assign ad0_clk = ~clk_50m; assign ad1_clk = ~clk_50m; pll u_pll( .inclk0 (sys_clk), .c0 (clk_50m) ); endmodule
文件列表
高速双路ADC AD9280 FPGA读写实验 Verilog设计源码Quartus工程文件.zip
(预估有个259文件)
hs_dual_ad.v.bak
3KB
hs_dual_ad.(4).cnf.cdb
8KB
hs_dual_ad.vpr.ammdb
3KB
hs_dual_ad.map.bpm
10KB
hs_dual_ad.(15).cnf.cdb
11KB
hs_dual_ad.(6).cnf.cdb
24KB
hs_dual_ad.map.cdb
55KB
hs_dual_ad.cmp.bpm
9KB
hs_dual_ad.(10).cnf.cdb
7KB
hs_dual_ad.(53).cnf.cdb
15KB
暂无评论