该时序是居于fpga设计的,充分利用了tcd的敏感特性。