基于Altera Nios平台的信号高速采集系统
用户评论
推荐下载
-
基于JESD204协议的高速串行采集系统
在通信设施、成像设备、工业仪器仪表等需要大量数据的系统中,要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局和串行LVDS方法的比特率限制,给设计人员带来技术障碍。文中基于Xil
13 2020-08-30 -
基于FPGA的高速实时数据采集系统设计
这里给出一种基于FPGA的同步采集、实时读取采集数据的数据采集方案,提高了系统采集和传输速度。FPGA作为数据采集系统的控制器,其主要完成通道选择控制、增益设置、A/D转换控制、数据缓冲异步FIFO四
25 2020-08-06 -
基于ARM和CPLD的高速数据采集系统设计
基于ARM和CPLD的高速数据采集系统设计数据采集系统是通过采样电路将输 入的模拟信号转换成离散信号,并送入 CPU 、M C U 或D S P 进行处理。
31 2018-12-29 -
基于USB2.0的高速视频采集系统设计
基于USB2.0的高速视频采集系统设计
14 2020-07-30 -
基于DSP的高速数据采集与处理系统
提出了一种基于DSP的高速数据采集系统的设计方案,对其中高速A/D、高速缓存、DSP控制以及数据通讯接口等内容进行了讨论,提出了更为有效的同步控制方式。该设计方案电路简单、可进行多通道扩展、具有一定的
24 2020-08-16 -
基于McBSP的高速串行数据采集系统设计
基于McBSP的高速串行数据采集系统设计、电子技术,开发板制作交流
10 2021-02-06 -
基于PCI数据采集卡的高速多通道数据采集系统
针对数据采集系统设计要求具有精度高、速度快、路数多的特点,根据成本要求,采用DAQ-2010数据采集卡和CPLD等硬件完成了测试系统的搭建工作,介绍了系统的工作原理和开发思路,描述了系统软件的开发和功
18 2020-10-28 -
USB接口多路高速数据采集系统在LABVIEW平台的设计
在日常的测试测量中,经常使用数据采集卡采集数据。但是很多数据采集卡往往通过PCI总线完成数据的传输,它有诸多弊端,例如操作不便,受限于计算机插槽数量和中断资源,现场信号对计算机安全有威胁,计算机内部的
8 2020-10-27 -
Altera FPGA NIOS II入门Qsys平台之地址中断与系统生成配置.pdf
介绍了基于Altera FPGA的 NIOS II软核处理器的知识,使用 Qsys平台创建,介绍其地址、中断与系统生成配置
36 2018-12-09 -
基于FPGA的高速数据采集设计
本系统是基于FPGA的高速数据采集。用到的AD采集芯片为ADI公司的AD9051高速数据采集芯片,最高的采样速率是60MHz。其文件夹提供完整的FPGA代码和仿真激励文件
35 2019-06-01
暂无评论