雷达系统大多基于 FPGA 全硬件或专用芯片实现脉冲压缩。FFT 算法通常是脉冲压 缩中最关键的运算。随着 FPGA 专用的硬件乘法器的问世,这些设备很快就在许多 DSP 应用中挑战了通用的可编程 DSP 信号处理任务,特别是在雷达领域。FPGA 现 在是驱动几十,甚至数以百计的专用硬件乘数。与 DSP 中程序环路进行的迭代乘法 相比,FPGA 中的乘法可以并行执行,以提高速的 FFT 运算特性。 “华睿 1 号”令国产 DSP 芯片以软件实现数字脉冲成为可能。脉冲压缩是现代雷达 系统中最典型的的信号处理方案之一。为获得较远的作用距离和较高的距离分辨率, 雷达发射信号通常具有大时宽和大带宽的特