基于STM32与FPGA的DDS信号发生器电路设计资料 电路方案
DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。通常我们在设计的时候,需要FPGA配上MCU进行工程,FPGA负责数据处理,MCU负责通信等。 本DDS信号发生器电路框图设计如下: 系统使用的芯片包含了:STM32F103、X3C250E、AD978、IS62LV128等。 DDS信号发生器电路图如下: 附件中包含了DDS信号发生器电路原理图pdf版本,stm32以及FPGA代码,上位机安装说明等。
文件列表
3152.zip
(预估有个6文件)
原理图和PCB PDF档.pdf
2.28MB
FjK-LdM2-uiGjNnzOjfKOLxhVg5p.png
331KB
FubwoDKN9UN6lonfdf8rMbKnkpky.png
269KB
说明文档.rar
1.4MB
FPGA程序.rar
839KB
stm32程序.rar
2.47MB
暂无评论