集成带通滤波器的高中频采样接收机前端参考设计 电路方案
图1中的电路是基于 ADL5565 超低噪声差分放大器驱动器和 AD9642 14位、250 MSPS模数转换器(ADC)的窄带通接收机前端。 三阶巴特沃兹抗混叠滤波器基于放大器和ADC的性能和接口要求而优化。滤波器网络和其它组件引起的总插入损耗仅有5.8 dB。 整体电路带宽为18 MHz,通带平坦度为3 dB。采用127MHz模拟输入时,测量得到信噪比(SNR)和无杂散动态范围(SFDR)分别为71.7dBFS和92 dBc。采样频率为205 MSPS,因此中频输入信号定位于102.5 MHz和205 MHz之间的第二奈奎斯特频率区域。
文件列表
64.zip
(预估有个5文件)
BOM表.zip
18KB
集成带通滤波器的高中频采样接收机前端参考设计.pdf
677KB
Fjnueas7RNraW_miDPFi6VnsbNZ1.png
49KB
PCB、gerber工程文件.rar
1.68MB
原理图、元件布局图pdf文件等.zip
554KB
暂无评论