暂无评论
用verilog编写的简单频率计,包含testbench,欢迎下载
基于FPGA的频率计设计QuartusIIverilog程序
Frequency counter
非常实用的51单片机频率计,可以了解51的计数器,LCD驱动方法。
频率计设计1 设计要求 一、基本部分: 1.1被测信号波形为三角波,正弦波,矩形波。 1.2 被测信号幅度≥100mv。 1.3 被测信号频率位40Hz~1MHz 1.4 用4位数码管显示字符。 1.
使用FPGA和VHDL实现频率计,本代码只是简易的频率计,欢迎交流学习。
一些protues的常用仿真实例,lcd频率计仿真;希望对有用的朋友有一些帮助
完整的频率计设计,模块清晰,是我们的设计题。希望可以帮助你
用VHDL语言编写的频率计,并用LCD现实出来
本系统基于C8051F020实现等精度的频率测量,利用该单片机灵活的控制功能及速 度优势,大大提高了性能和测量精度。以往的测频都是采用高频段直接计数、低频段间接测周 的方法,其测量精度往往会随着被测频
暂无评论