LVDS是一种低摆幅差分信号技术,使用非常低的幅度信号,通过一对差分PCB连线或者平衡电缆传输数据,它可以达到每秒数百兆比特以上的传输速率,而且具有很多优点:恒定的驱动电流、低功耗、简单的PCB板的设计、良好的抗电磁干扰,对于电源、地、外部环境的噪声的不敏感等。在国际标准ANsI/EIA一644中,主要定义了LVDS的电特性,并建议了655 Mbps的最大速率和1.823 Gbps的无失真媒质上的理论极限速度;在IEEE P1596.3中,主要面向SCI(ScalableCoherent Interface),定义了LVDS的电特性,还定义了SCI协议中包交换时的编码。
暂无评论