直接数字频率合成器设计
暂无评论
基于FPGA的直接数字频率合成技术设计
FPGA digital frequency synthesis
EDA digital frequency synthesis
关于如何预测直接数字频率合成器(DDS)输出频谱中主相位截断杂散的频率和幅度
ADI(Analog Devices, Inc.)公司日前推出专门为无线、便携式设备而设计的完全低功耗、低成本直接数字频率合成器(DDS),将一流的直接数字频率合成气技术扩展用于电池供电的工业、通信与
频率合成器是一种频率稳定度较高的离散间隔型频率信号发生器,广泛应用在通信、雷达、仪器仪表及导航系统中。在研究高集成度频率合成器AD9954的基础上,给出了AD9954在跳频系统中的应用方案。跳频方案采
基于AT89C52的数字频率合成器设计与实现,刘传铭,戴亚文,本文主要介绍的是一个数字频率合成器,主要以微电脑控制部分和数字频率合成部分、液晶显示部分组成。微电脑控制部分主要以AT89S52��
本文介绍了基于FPGA的可编程数字频率合成器的研究与实现,好资源哦!
频率合成技术包括传统的直接频率合成(DS)、锁相环间接频率合成(PLL)和直接数字频率合成(Direct Digital Frequency Synthesis-DDFS或DDS)。
应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1kHz~999.5kHz,步进频率可达到0.5kHz。与以前的教学实验装置相比,系统在性能
暂无评论