时钟接口阈值区间附近的抖动会破坏模数转换器(ADC)的动态性能,本笔记简要介绍时钟考虑因素和降低抖动技术。应用工程笔记MT-200亚洲技术支持中心电话:4006-100-006电子邮箱:china.support@analog.com网址:www.analog.com降低ADC时钟接口抖动ADI公司应用工程部POWERSUPPLYINP
暂无评论
引言 在有线通信中,需要从数据中恢复时钟。将时钟编码到 数据中的优点是可以省却发送时钟的线路,也有助于处理偏 移问题。 SERDES(串行器-解串器)器件诸如SCAN25100可以 接收一组并行数
随着直接中频采样的更高分辨力数据转换器的上市,系统设计师必须对低抖动时钟电路做出有助于性能与成本折衷的抉择。制造商用来规定时钟抖动的很多传统方法并不适用于数据转换器,或者说,充其量也只能反映问题的一部
MaximIntegratedProducts(美信)推出DS1081L/DS1083L*16MHz至134MHz中心频谱扩展时钟调制器。该系列调制器采用集成的锁相环(PLL)抖动时钟输出,将其调节到
美国模拟器件公司(Analog Devices Inc.,ADI)近日发布新款时钟集成电路(IC)系列产品——AD951x和AD9540 时钟IC,可用于无线基础设施收发机、仪器和宽带基础设施的信号处
抖动是衡量时钟性能的重要指标,抖动一般定义为信号在某特定时刻相对于其理想位置的短期偏移。这个短期偏移在时域的表现形式为抖动(下文的抖动专指时域抖动),在频域的表现形式为相噪。本文主要探讨下时钟抖动和相
如何降低UCD30xx系列数字电源控制器DPWM抖动
AdobeFlashPlayer想用GPS时间校准PLC的内部时钟,不知为何校准之后总是相差1秒,程序是这样的:LDSM0.0TODRVB200然后通过MOV和转换指令,把PLC硬件时钟的时、分、秒放
在许多应用中,均要求具备探测高速信号的能力,从而对你的示波器以及探头组合提出了带宽要求。测量精密ADC的采样时钟就是其中一个应用,在此,对示波器以及示波器探头组合的要求就是至关重要的。ADC时钟的信号
汇编语言很重要,很多人会上来下载,因为老师都会让同学们学习课程设计,很多同学不会做,就像考取别人的程序。我向往能给他人带来好处!
接口技术课程实践,源代码是学生自己编写的,整个文档纯属原创
暂无评论