嵌入式系统论文双内核嵌入式处理器OMAP5910及其在3G的多媒体应用摘要:OMAP591是一种新型的双内核嵌入式处理器,文章介绍了该处理器的主要特点及其硬件和软件架构。重点阐述了OMAP5910处理器在第三代无线终端领域的多媒体应用,最后给出了OMAP5910在嵌入式语音系统中的应用实例。关键词:OMAP59103G嵌入式无线终端多媒体OMAP(Open Multimedia ApplicationsPlatform)是美国德州仪器公司(TI)推出的专门为支持第三代(3G)无线终端应用而设计的应用处理器体系结构。OMAP处理器平台堪称无线技术发展的里程碑,它提供了语音、数据和多媒体所需的带宽和功能,可以极低的功耗为高端3G无线设备提供极佳的性能。OMAP嵌入式处理器系列包括应用处理器及集成的基带应用处理器,目前已广泛应用于PDA、Web记事本、远程通信、医疗器械等领域。OMAP5910是OMAP系列的最新成员,它采用MCU+DSP双内核架构,具有新一代增强型多媒体应用所需的实时性能与更低功耗,并具有极强的数据处理能力和逻辑运算能力,在移动通信与多媒体信号处理及PDA方面有良好的开发和应用前景。1OMAP5910的基本特性OMAP5910采用独特的双核结构,把高性能低功耗的DSP核与控制性能强的ARM微处理器结合起来,具有集成度高、硬件可靠性和稳定性强、速度快、数据处理能力强、功耗低、开放性好等优点。OMAP5910应用处理器双核结构的主要优势在于:由于两个独立的组件来完成应用处理任务,其中MCU负责支持应用操作系统并完成以控制为核心的应用处理;而DSP则负责完成多媒体信号(如音频、语音和图像/视频信号)的处理。与单核结构相比,双核架构的一个明显优势就是可以使操作系统的效率和多媒体代码的执行更加优化并延长电源寿
双内核嵌入式处理器OMAP5910及其在3G的多媒体应用
用户评论
推荐下载
-
一种基于OMAP5910的低压保护测控装置设计.pdf
本文介绍了多核处理器OMAP5910的软硬件结构和特点,提出了以OMAP5910为核心处理器的低压保护测控装置设计方案,简述了保护测控装
10 2020-07-18 -
基于嵌入式系统的多媒体音乐播放器
基于ARM7平台和FAT 32文件系统,设计了该种带有文本阅览功能的音乐播放器。它可以正确识别并播放存储在SD,MMC等存储卡内的MP3和WMA文件,支持环绕立体声调节和重低音调节;使用者还可以通过液
9 2020-10-28 -
嵌入式及其应用
Keil C51 V9.00(推荐使用最新) 单片机实验.ppt 单片机习题答案(哈工大张毅刚主编单片机原理及应用).doc 单片机应用系统实验指示书.pdf 第1章——概述1.ppt 第2章——资源
16 2020-07-18 -
满足嵌入式系统应用的多核处理器SoC设计
赛灵思嵌入式开发套件(EDK)工具和IP具有很大的灵活性,用户可以利用它们以FPGA逻辑为基础设计出独具特色的定制多处理解决方案,从而同时满足价格和性能目标要求。本文将主要介绍以PowerPC和Mic
11 2020-11-06 -
嵌入式Linux在网络处理器中的应用分析
基于网络处理器的设计很少对控制处理器有及时响应的需求,网络处理器包含专门的芯片来完成要求及时响应的操作。当控制层面必须满足严格临界时间要求时,比如在消费电子应用中所使用的路由和桥接到特定的同步接口的技
7 2020-07-17 -
ADSP系列处理器在网络多媒体中的应用
DSP论文ADSP系列处理器在网络多媒体中的应用摘要:介绍ADI Blackfin系列ADSP处理器,双MAC处理器架构使其同时具有DSP的性能和MCU的功能,能够运行嵌入式操作系统;同时介绍在各种网
8 2022-12-23 -
嵌入式系统ARM技术中的Cirrus Logic嵌入式处理器
Cirrus Logic的嵌入式处理器,因其最优化的片上功能、价格和性能整合,正在快速占领日益扩大的消费类、商用和工业产品处理器市场。 Cirrus Logic 公司2004年推出的9系列(Nine
16 2020-12-12 -
AK98移动多媒体应用处理器
AK98移动多媒体应用处理器基于ARM926EJ内核,集成度高、功耗低。采用了大容量的L2 Cache和支持32bit DDR2 SDRAM,整体性能显着提升。此芯片还集成了Ethernet的MAC模
13 2020-11-06 -
通信与网络中的多媒体处理器DM642及其在视频监控中的应用
摘 要:介绍了一种新型的多媒体DSP处理器DM642的结构和功能,总结了开发DM642系统的应用技术和方法,并给出了基于DM642的视频监控系统实例。 关键词:多媒体处理器,DM642,视频
6 2020-12-07 -
嵌入式系统ARM技术中的嵌入式多媒体应用中的片上存储器分配
引言 随着CPU速度的迅速提高,CPU与片外存储器的速度差异越来越大,匹配CPU与外部存储器的方法通常是采用Cache或者片上存储器。微处理器中片上存储器结构通常包含指令Cache ,数据Cach
11 2020-11-26
暂无评论