模拟电路ECL,什么是ECL,射极耦合逻辑是什么意思?ECL的定义ECL(Emitter CoupledLogic),中文译名“射极耦合逻辑”,是一种适合于高性能高速设计的数字逻辑,其工艺如下图,由一个恒流源式差放电路的输入端接收输入信号,由差放电路的输出端接射随器形成输出。[pic] 图1ECL工艺原理图【注意】图中的下拉电阻R必不可少,它在射随器输出与一个小于输出低电平VOL的电压之间,提供一个使射随器工作于放大区的直流偏置。很多工程师在设计ECL电路时会漏掉这个电阻,导致ECL输出电路无法工作。ECL逻辑的分类ECL器件有两个供电电压VCC和VEE。当VEE接地时,VCC接正电压,这时的逻辑称为PECL(Positive ECL);当VCC接地时,VEE接负电压,这时的逻辑称为NECL(NegativeECL),一般狭义的ECL指的就是NECL。起初的PECL器件是将VCC接+5V,后来为了直接利用广泛使用的3.3V和2.5V电压,出现了V CC=3.3V的LVPECL(Low Voltage PECL)和VCC=2.5V的2.5VPEC