本文探讨了FPGA技术在数字频率计中的应用,介绍了一项基于FPGA的高精度频率计的论文毕业设计范文。在这篇论文中,作者详细研究了数字频率计的设计原理和实现方法,特别强调了FPGA在提高频率计精度方面的优势。论文中还包括了实际案例和性能测试数据,以验证该设计的可行性和高精度性能。
FPGA数字频率计设计与高精度频率计论文
用户评论
推荐下载
-
数字频率计原理图
数字频率计原理图
12 2020-05-06 -
简易数字频率计很好的
数字频率计是pdf格式的,千载难逢!要看呀!
23 2019-02-23 -
VHDL实现的数字频率计
VHDL实现的数字频率计,带QUARTUS工程文件,仿真通过,另外可以测试脉宽和占空比
40 2019-02-20 -
基于Verilog的数字频率计
通过计算单位时间内脉冲信号的个
36 2019-05-15 -
数字频率计的multisim仿真
用multisim仿真数字频率计,高等教育课程设计中常会用到!
22 2019-05-20 -
基于VHDL的数字频率计
利用VHDL语言编写的数字频率计,可测量1-99.9999MHz的外部频率,经过测试,可用。(链接时要注意信号的干扰问题)。
19 2019-04-14 -
proteus仿真数字频率计
我们学的单片机课程主要学的是80C51单片机,在这次课程设计中我们使AT89C51单片机。这让我对于这两个单片机的相同和不同有了更多的了解。同时在找资料的过程中学到了许多单片机课本上没有讲到的知识。我
34 2019-07-28 -
数字频率计的编程实现
对于做毕设的同学很有用处。使用标准的C描述将频率计的相关知识描述得较为通透,希望大家喜欢。
30 2019-05-04 -
VHDL下的数字频率计
用VHDL编写的数字频率计,已经在quartusII下编译完成。
15 2019-05-28 -
基于vhdl的数字频率计
基于cyclone芯片开发的数字频率计,采用4位共阳数码管显示
23 2019-05-28
暂无评论