档深入探讨了 28-FIFO IP 核的调用方法,并结合实际案例分析其在设计中的应用。
用户评论
推荐下载
-
基于IP核及可重构设计的信息安全SoC芯片的实现
介绍了一款可重构信息安全SoC芯片的设计与实现,采用IP桥等可重构优化技术有效地整合了系统资源,使所设计的芯片性能更高、规模更小、功耗更低。
5 2020-10-28 -
参数化可配置IP核浮点运算器的设计与实现
将参数化可配置IP核的设计方法引入到浮点运算器设计中,通过设计时提取的可用参数,将浮点运算器设计成为参数化、可配置、可重用的IP核。通过仿真验证了实现参数化IP核浮点运算器的可行性和有效性。
5 2020-10-28 -
模拟技术中的异步FIFO的设计与实现
FIFO是英文First In First Out 的缩写,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数
22 2020-10-28 -
基于ARM核的GPS接收机的设计与实现
介绍了一种基于ARM微处理器的GPS接收机的设计方案.该GPS接收机采用Atmel公司生产的ATR0600芯片作为接收机的射频前端,内嵌ARM7核的ATR0620芯片作为接收机的数字基带处理器,并阐述
8 2020-10-27 -
基于BIST的IP核测试方案
随着半导体工艺的发展,片上系统SOC已成为当今一种主流技术。基于IP复用的SOC设计是通过用户自定义逻辑(UDL)和连线将IP核整合为一个系统,提高了设计效率,加快了设计过程,缩短了产品上市时间。
15 2020-10-28 -
基于ip核的dds原理介绍
基于ip核的dds原理介绍,首先介绍了dds的原理,然后使用xilinx的ip核完成设计,并给出了仿真结果,
17 2020-05-15 -
基于fpga niosII的IP核开发
具体的实验步骤,手把手叫你niosIP核开发
31 2019-09-27 -
基于Verilog语言的IP核创建
基于Verilog的IP核建立,在IP核中有些入一些音乐,很好的能够与生活联系在一起
32 2019-03-16 -
基于altera FPGA的UART IP核
使用verilog HDL语言编写的串口IP核,经过波形仿真验证
293 2018-12-09 -
基于altera FPGA的SPI IP核
使用verilog HDL语言编写的SPI 收发数据的IP核,功能完整,通过测试仿真
55 2018-12-29
暂无评论