# BCD模块代码实现
BCD模块原理及应用详解
BCD模块是一种常见的数字电路模块,本文将从BCD码的定义、转换原理、设计思路以及实际应用等多个方面进行详细讲解。首先介绍BCD
VHDL实现BCD码
VHDL实现BCD码,使用VHDL写的源程序
verilog实现BCD转换
该模块实现二进制到BCD码的转换,在设计数码管显示电路时很有用
BCD码减法实现程序
BCD码减法实现程序,非常完整,采用VerilogHDL语言实现。-BCDsubtractiontoachieveprogram
BCD码减法实现程序
BCD码减法实现程序,非常完整,采用VerilogHDL语言实现。-BCDsubtractiontoachieveprogram
FPGA实现BCD码的转换
在FPGA上实现BCD码的转换prj为工程文件存放目录rtl为verilog可综合代码img为设计相关图片存放目录(主要为了方便
BCD解码器verilog实现
BCD8字解码器,verilog实现0111111010110000211011013111100140110011510110
74LS90实现8421BCD码以及5421BCD码
基于Multisim14绘制的74LS90实现8421以及5421BCD码的仿真
BCD启动菜单编辑工具BCD Tool
BCD启动菜单编辑工具BCDTool
asp实现通用模块代码
登录通用模块角色管理通用模块数据库连接通用模块
数据访问通用模块打印通用模块技术论坛通用模块
Email通用管理系统ASP通用安